-
Notifications
You must be signed in to change notification settings - Fork 1
/
regs.cpp
2093 lines (2078 loc) · 68.8 KB
/
regs.cpp
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
#include "stdafx.h"
#include "cvconst.h"
#include "regs.h"
const wchar_t * const rgRegX86[] = {
L"None", // 0 CV_REG_NONE
L"al", // 1 CV_REG_AL
L"cl", // 2 CV_REG_CL
L"dl", // 3 CV_REG_DL
L"bl", // 4 CV_REG_BL
L"ah", // 5 CV_REG_AH
L"ch", // 6 CV_REG_CH
L"dh", // 7 CV_REG_DH
L"bh", // 8 CV_REG_BH
L"ax", // 9 CV_REG_AX
L"cx", // 10 CV_REG_CX
L"dx", // 11 CV_REG_DX
L"bx", // 12 CV_REG_BX
L"sp", // 13 CV_REG_SP
L"bp", // 14 CV_REG_BP
L"si", // 15 CV_REG_SI
L"di", // 16 CV_REG_DI
L"eax", // 17 CV_REG_EAX
L"ecx", // 18 CV_REG_ECX
L"edx", // 19 CV_REG_EDX
L"ebx", // 20 CV_REG_EBX
L"esp", // 21 CV_REG_ESP
L"ebp", // 22 CV_REG_EBP
L"esi", // 23 CV_REG_ESI
L"edi", // 24 CV_REG_EDI
L"es", // 25 CV_REG_ES
L"cs", // 26 CV_REG_CS
L"ss", // 27 CV_REG_SS
L"ds", // 28 CV_REG_DS
L"fs", // 29 CV_REG_FS
L"gs", // 30 CV_REG_GS
L"IP", // 31 CV_REG_IP
L"FLAGS", // 32 CV_REG_FLAGS
L"EIP", // 33 CV_REG_EIP
L"EFLAGS", // 34 CV_REG_EFLAG
L"???", // 35
L"???", // 36
L"???", // 37
L"???", // 38
L"???", // 39
L"TEMP", // 40 CV_REG_TEMP
L"TEMPH" // 41 CV_REG_TEMPH
L"QUOTE", // 42 CV_REG_QUOTE
L"PCDR3", // 43 CV_REG_PCDR3
L"PCDR4", // 44 CV_REG_PCDR4
L"PCDR5", // 45 CV_REG_PCDR5
L"PCDR6", // 46 CV_REG_PCDR6
L"PCDR7", // 47 CV_REG_PCDR7
L"???", // 48
L"???", // 49
L"???", // 50
L"???", // 51
L"???", // 52
L"???", // 53
L"???", // 54
L"???", // 55
L"???", // 56
L"???", // 57
L"???", // 58
L"???", // 59
L"???", // 60
L"???", // 61
L"???", // 62
L"???", // 63
L"???", // 64
L"???", // 65
L"???", // 66
L"???", // 67
L"???", // 68
L"???", // 69
L"???", // 70
L"???", // 71
L"???", // 72
L"???", // 73
L"???", // 74
L"???", // 75
L"???", // 76
L"???", // 77
L"???", // 78
L"???", // 79
L"cr0", // 80 CV_REG_CR0
L"cr1", // 81 CV_REG_CR1
L"cr2", // 82 CV_REG_CR2
L"cr3", // 83 CV_REG_CR3
L"cr4", // 84 CV_REG_CR4
L"???", // 85
L"???", // 86
L"???", // 87
L"???", // 88
L"???", // 89
L"dr0", // 90 CV_REG_DR0
L"dr1", // 91 CV_REG_DR1
L"dr2", // 92 CV_REG_DR2
L"dr3", // 93 CV_REG_DR3
L"dr4", // 94 CV_REG_DR4
L"dr5", // 95 CV_REG_DR5
L"dr6", // 96 CV_REG_DR6
L"dr7", // 97 CV_REG_DR7
L"???", // 98
L"???", // 99
L"???", // 10
L"???", // 101
L"???", // 102
L"???", // 103
L"???", // 104
L"???", // 105
L"???", // 106
L"???", // 107
L"???", // 108
L"???", // 109
L"GDTR", // 110 CV_REG_GDTR
L"GDTL", // 111 CV_REG_GDTL
L"IDTR", // 112 CV_REG_IDTR
L"IDTL", // 113 CV_REG_IDTL
L"LDTR", // 114 CV_REG_LDTR
L"TR", // 115 CV_REG_TR
L"???", // 116
L"???", // 117
L"???", // 118
L"???", // 119
L"???", // 120
L"???", // 121
L"???", // 122
L"???", // 123
L"???", // 124
L"???", // 125
L"???", // 126
L"???", // 127
L"st(0)", // 128 CV_REG_ST0
L"st(1)", // 129 CV_REG_ST1
L"st(2)", // 130 CV_REG_ST2
L"st(3)", // 131 CV_REG_ST3
L"st(4)", // 132 CV_REG_ST4
L"st(5)", // 133 CV_REG_ST5
L"st(6)", // 134 CV_REG_ST6
L"st(7)", // 135 CV_REG_ST7
L"CTRL", // 136 CV_REG_CTRL
L"STAT", // 137 CV_REG_STAT
L"TAG", // 138 CV_REG_TAG
L"FPIP", // 139 CV_REG_FPIP
L"FPCS", // 140 CV_REG_FPCS
L"FPDO", // 141 CV_REG_FPDO
L"FPDS", // 142 CV_REG_FPDS
L"ISEM", // 143 CV_REG_ISEM
L"FPEIP", // 144 CV_REG_FPEIP
L"FPED0" // 145 CV_REG_FPEDO
};
const wchar_t * const rgRegAMD64[] = {
L"None", // 0 CV_REG_NONE
L"al", // 1 CV_AMD64_AL
L"cl", // 2 CV_AMD64_CL
L"dl", // 3 CV_AMD64_DL
L"bl", // 4 CV_AMD64_BL
L"ah", // 5 CV_AMD64_AH
L"ch", // 6 CV_AMD64_CH
L"dh", // 7 CV_AMD64_DH
L"bh", // 8 CV_AMD64_BH
L"ax", // 9 CV_AMD64_AX
L"cx", // 10 CV_AMD64_CX
L"dx", // 11 CV_AMD64_DX
L"bx", // 12 CV_AMD64_BX
L"sp", // 13 CV_AMD64_SP
L"bp", // 14 CV_AMD64_BP
L"si", // 15 CV_AMD64_SI
L"di", // 16 CV_AMD64_DI
L"eax", // 17 CV_AMD64_EAX
L"ecx", // 18 CV_AMD64_ECX
L"edx", // 19 CV_AMD64_EDX
L"ebx", // 20 CV_AMD64_EBX
L"esp", // 21 CV_AMD64_ESP
L"ebp", // 22 CV_AMD64_EBP
L"esi", // 23 CV_AMD64_ESI
L"edi", // 24 CV_AMD64_EDI
L"es", // 25 CV_AMD64_ES
L"cs", // 26 CV_AMD64_CS
L"ss", // 27 CV_AMD64_SS
L"ds", // 28 CV_AMD64_DS
L"fs", // 29 CV_AMD64_FS
L"gs", // 30 CV_AMD64_GS
L"???", // 31 Not filled up
L"flags", // 32 CV_AMD64_FLAGS
L"rip", // 33 CV_AMD64_RIP
L"eflags", // 34 CV_AMD64_EFLAGS
L"???", // 35
L"???", // 36
L"???", // 37
L"???", // 38
L"???", // 39
L"???", // 40
L"???", // 41
L"???", // 42
L"???", // 43
L"???", // 44
L"???", // 45
L"???", // 46
L"???", // 47
L"???", // 48
L"???", // 49
L"???", // 50
L"???", // 51
L"???", // 52
L"???", // 53
L"???", // 54
L"???", // 55
L"???", // 56
L"???", // 57
L"???", // 58
L"???", // 59
L"???", // 60
L"???", // 61
L"???", // 62
L"???", // 63
L"???", // 64
L"???", // 65
L"???", // 66
L"???", // 67
L"???", // 68
L"???", // 69
L"???", // 70
L"???", // 71
L"???", // 72
L"???", // 73
L"???", // 74
L"???", // 75
L"???", // 76
L"???", // 77
L"???", // 78
L"???", // 79
L"cr0", // 80 CV_AMD64_CR0
L"cr1", // 81 CV_AMD64_CR1
L"cr2", // 82 CV_AMD64_CR2
L"cr3", // 83 CV_AMD64_CR3
L"cr4", // 84 CV_AMD64_CR4
L"???", // 85
L"???", // 86
L"???", // 87
L"cr8", // 88 CV_AMD64_CR8
L"???", // 89
L"dr0", // 90 CV_AMD64_DR0
L"dr1", // 91 CV_AMD64_DR1
L"dr2", // 92 CV_AMD64_DR2
L"dr3", // 93 CV_AMD64_DR3
L"dr4", // 94 CV_AMD64_DR4
L"dr5", // 95 CV_AMD64_DR5
L"dr6", // 96 CV_AMD64_DR6
L"dr7", // 97 CV_AMD64_DR7
L"dr8", // 98 CV_AMD64_DR8
L"dr9", // 99 CV_AMD64_DR9
L"dr10", // 100 CV_AMD64_DR10
L"dr11", // 101 CV_AMD64_DR11
L"dr12", // 102 CV_AMD64_DR12
L"dr13", // 103 CV_AMD64_DR13
L"dr14", // 104 CV_AMD64_DR14
L"dr15", // 105 CV_AMD64_DR15
L"???", // 106
L"???", // 107
L"???", // 108
L"???", // 109
L"gdtr", // 110 CV_AMD64_GDTR
L"gdt", // 111 CV_AMD64_GDTL
L"idtr", // 112 CV_AMD64_IDTR
L"idt", // 113 CV_AMD64_IDTL
L"ldtr", // 114 CV_AMD64_LDTR
L"tr", // 115 CV_AMD64_TR
L"???", // 116
L"???", // 117
L"???", // 118
L"???", // 119
L"???", // 120
L"???", // 121
L"???", // 122
L"???", // 123
L"???", // 124
L"???", // 125
L"???", // 126
L"???", // 127
L"st(0)", // 128 CV_AMD64_ST0
L"st(1)", // 129 CV_AMD64_ST1
L"st(2)", // 130 CV_AMD64_ST2
L"st(3)", // 131 CV_AMD64_ST3
L"st(4)", // 132 CV_AMD64_ST4
L"st(5)", // 133 CV_AMD64_ST5
L"st(6)", // 134 CV_AMD64_ST6
L"st(7)", // 135 CV_AMD64_ST7
L"ctr", // 136 CV_AMD64_CTRL
L"stat", // 137 CV_AMD64_STAT
L"tag", // 138 CV_AMD64_TAG
L"fpip", // 139 CV_AMD64_FPIP
L"fpcs", // 140 CV_AMD64_FPCS
L"fpdo", // 141 CV_AMD64_FPDO
L"fpds", // 142 CV_AMD64_FPDS
L"isem", // 143 CV_AMD64_ISEM
L"fpeip", // 144 CV_AMD64_FPEIP
L"fped0", // 145 CV_AMD64_FPEDO
L"mm0", // 146 CV_AMD64_MM0
L"mm1", // 147 CV_AMD64_MM1
L"mm2", // 148 CV_AMD64_MM2
L"mm3", // 149 CV_AMD64_MM3
L"mm4", // 150 CV_AMD64_MM4
L"mm5", // 151 CV_AMD64_MM5
L"mm6", // 152 CV_AMD64_MM6
L"mm7", // 153 CV_AMD64_MM7
L"xmm0", // 154 CV_AMD64_XMM0
L"xmm1", // 155 CV_AMD64_XMM1
L"xmm2", // 156 CV_AMD64_XMM2
L"xmm3", // 157 CV_AMD64_XMM3
L"xmm4", // 158 CV_AMD64_XMM4
L"xmm5", // 159 CV_AMD64_XMM5
L"xmm6", // 160 CV_AMD64_XMM6
L"xmm7", // 161 CV_AMD64_XMM7
L"xmm0_0", // 162 CV_AMD64_XMM0_0
L"xmm0_1", // 163 CV_AMD64_XMM0_1
L"xmm0_2", // 164 CV_AMD64_XMM0_2
L"xmm0_3", // 165 CV_AMD64_XMM0_3
L"xmm1_0", // 166 CV_AMD64_XMM1_0
L"xmm1_1", // 167 CV_AMD64_XMM1_1
L"xmm1_2", // 168 CV_AMD64_XMM1_2
L"xmm1_3", // 169 CV_AMD64_XMM1_3
L"xmm2_0", // 170 CV_AMD64_XMM2_0
L"xmm2_1", // 171 CV_AMD64_XMM2_1
L"xmm2_2", // 172 CV_AMD64_XMM2_2
L"xmm2_3", // 173 CV_AMD64_XMM2_3
L"xmm3_0", // 174 CV_AMD64_XMM3_0
L"xmm3_1", // 175 CV_AMD64_XMM3_1
L"xmm3_2", // 176 CV_AMD64_XMM3_2
L"xmm3_3", // 177 CV_AMD64_XMM3_3
L"xmm4_0", // 178 CV_AMD64_XMM4_0
L"xmm4_1", // 179 CV_AMD64_XMM4_1
L"xmm4_2", // 180 CV_AMD64_XMM4_2
L"xmm4_3", // 181 CV_AMD64_XMM4_3
L"xmm5_0", // 182 CV_AMD64_XMM5_0
L"xmm5_1", // 183 CV_AMD64_XMM5_1
L"xmm5_2", // 184 CV_AMD64_XMM5_2
L"xmm5_3", // 185 CV_AMD64_XMM5_3
L"xmm6_0", // 186 CV_AMD64_XMM6_0
L"xmm6_1", // 187 CV_AMD64_XMM6_1
L"xmm6_2", // 188 CV_AMD64_XMM6_2
L"xmm6_3", // 189 CV_AMD64_XMM6_3
L"xmm7_0", // 190 CV_AMD64_XMM7_0
L"xmm7_1", // 191 CV_AMD64_XMM7_1
L"xmm7_2", // 192 CV_AMD64_XMM7_2
L"xmm7_3", // 193 CV_AMD64_XMM7_3
L"xmm0", // 194 CV_AMD64_XMM0L
L"xmm1", // 195 CV_AMD64_XMM1L
L"xmm2", // 196 CV_AMD64_XMM2L
L"xmm3", // 197 CV_AMD64_XMM3L
L"xmm4", // 198 CV_AMD64_XMM4L
L"xmm5", // 199 CV_AMD64_XMM5L
L"xmm6", // 200 CV_AMD64_XMM6L
L"xmm7", // 201 CV_AMD64_XMM7L
L"xmm0h", // 202 CV_AMD64_XMM0H
L"xmm1h", // 203 CV_AMD64_XMM1H
L"xmm2h", // 204 CV_AMD64_XMM2H
L"xmm3h", // 205 CV_AMD64_XMM3H
L"xmm4h", // 206 CV_AMD64_XMM4H
L"xmm5h", // 207 CV_AMD64_XMM5H
L"xmm6h", // 208 CV_AMD64_XMM6H
L"xmm7h", // 209 CV_AMD64_XMM7H
L"???", // 210
L"mxcsr", // 211 CV_AMD64_MXCSR
L"???", // 212
L"???", // 213
L"???", // 214
L"???", // 215
L"???", // 216
L"???", // 217
L"???", // 218
L"???", // 219
L"emm0", // 220 CV_AMD64_EMM0L
L"emm1", // 221 CV_AMD64_EMM1L
L"emm2", // 222 CV_AMD64_EMM2L
L"emm3", // 223 CV_AMD64_EMM3L
L"emm4", // 224 CV_AMD64_EMM4L
L"emm5", // 225 CV_AMD64_EMM5L
L"emm6", // 226 CV_AMD64_EMM6L
L"emm7", // 227 CV_AMD64_EMM7L
L"emm0h", // 228 CV_AMD64_EMM0H
L"emm1h", // 229 CV_AMD64_EMM1H
L"emm2h", // 230 CV_AMD64_EMM2H
L"emm3h", // 231 CV_AMD64_EMM3H
L"emm4h", // 232 CV_AMD64_EMM4H
L"emm5h", // 233 CV_AMD64_EMM5H
L"emm6h", // 234 CV_AMD64_EMM6H
L"emm7h", // 235 CV_AMD64_EMM7H
L"mm00", // 236 CV_AMD64_MM00
L"mm01", // 237 CV_AMD64_MM01
L"mm10", // 238 CV_AMD64_MM10
L"mm11", // 239 CV_AMD64_MM11
L"mm20", // 240 CV_AMD64_MM20
L"mm21", // 241 CV_AMD64_MM21
L"mm30", // 242 CV_AMD64_MM30
L"mm31", // 243 CV_AMD64_MM31
L"mm40", // 244 CV_AMD64_MM40
L"mm41", // 245 CV_AMD64_MM41
L"mm50", // 246 CV_AMD64_MM50
L"mm51", // 247 CV_AMD64_MM51
L"mm60", // 248 CV_AMD64_MM60
L"mm61", // 249 CV_AMD64_MM61
L"mm70", // 250 CV_AMD64_MM70
L"mm71", // 251 CV_AMD64_MM71
L"xmm8", // 252 CV_AMD64_XMM8
L"xmm9", // 253 CV_AMD64_XMM9
L"xmm10", // 254 CV_AMD64_XMM10
L"xmm11", // 255 CV_AMD64_XMM11
L"xmm12", // 256 CV_AMD64_XMM12
L"xmm13", // 257 CV_AMD64_XMM13
L"xmm14", // 258 CV_AMD64_XMM14
L"xmm15", // 259 CV_AMD64_XMM15
L"xmm8_0", // 260 CV_AMD64_XMM8_0
L"xmm8_1", // 261 CV_AMD64_XMM8_1
L"xmm8_2", // 262 CV_AMD64_XMM8_2
L"xmm8_3", // 263 CV_AMD64_XMM8_3
L"xmm9_0", // 264 CV_AMD64_XMM9_0
L"xmm9_1", // 265 CV_AMD64_XMM9_1
L"xmm9_2", // 266 CV_AMD64_XMM9_2
L"xmm9_3", // 267 CV_AMD64_XMM9_3
L"xmm10_0", // 268 CV_AMD64_XMM10_0
L"xmm10_1", // 269 CV_AMD64_XMM10_1
L"xmm10_2", // 270 CV_AMD64_XMM10_2
L"xmm10_3", // 271 CV_AMD64_XMM10_3
L"xmm11_0", // 272 CV_AMD64_XMM11_0
L"xmm11_1", // 273 CV_AMD64_XMM11_1
L"xmm11_2", // 274 CV_AMD64_XMM11_2
L"xmm11_3", // 275 CV_AMD64_XMM11_3
L"xmm12_0", // 276 CV_AMD64_XMM12_0
L"xmm12_1", // 277 CV_AMD64_XMM12_1
L"xmm12_2", // 278 CV_AMD64_XMM12_2
L"xmm12_3", // 279 CV_AMD64_XMM12_3
L"xmm13_0", // 280 CV_AMD64_XMM13_0
L"xmm13_1", // 281 CV_AMD64_XMM13_1
L"xmm13_2", // 282 CV_AMD64_XMM13_2
L"xmm13_3", // 283 CV_AMD64_XMM13_3
L"xmm14_0", // 284 CV_AMD64_XMM14_0
L"xmm14_1", // 285 CV_AMD64_XMM14_1
L"xmm14_2", // 286 CV_AMD64_XMM14_2
L"xmm14_3", // 287 CV_AMD64_XMM14_3
L"xmm15_0", // 288 CV_AMD64_XMM15_0
L"xmm15_1", // 289 CV_AMD64_XMM15_1
L"xmm15_2", // 290 CV_AMD64_XMM15_2
L"xmm15_3", // 291 CV_AMD64_XMM15_3
L"xmm8", // 292 CV_AMD64_XMM8L
L"xmm9", // 293 CV_AMD64_XMM9L
L"xmm10", // 294 CV_AMD64_XMM10L
L"xmm11", // 295 CV_AMD64_XMM11L
L"xmm12", // 296 CV_AMD64_XMM12L
L"xmm13", // 297 CV_AMD64_XMM13L
L"xmm14", // 298 CV_AMD64_XMM14L
L"xmm15", // 299 CV_AMD64_XMM15L
L"xmm8h", // 300 CV_AMD64_XMM8H
L"xmm9h", // 301 CV_AMD64_XMM9H
L"xmm10h", // 302 CV_AMD64_XMM10H
L"xmm11h", // 303 CV_AMD64_XMM11H
L"xmm12h", // 304 CV_AMD64_XMM12H
L"xmm13h", // 305 CV_AMD64_XMM13H
L"xmm14h", // 306 CV_AMD64_XMM14H
L"xmm15h", // 307 CV_AMD64_XMM15H
L"emm8", // 308 CV_AMD64_EMM8L
L"emm9", // 309 CV_AMD64_EMM9L
L"emm10", // 310 CV_AMD64_EMM10L
L"emm11", // 311 CV_AMD64_EMM11L
L"emm12", // 312 CV_AMD64_EMM12L
L"emm13", // 313 CV_AMD64_EMM13L
L"emm14", // 314 CV_AMD64_EMM14L
L"emm15", // 315 CV_AMD64_EMM15L
L"emm8h", // 316 CV_AMD64_EMM8H
L"emm9h", // 317 CV_AMD64_EMM9H
L"emm10h", // 318 CV_AMD64_EMM10H
L"emm11h", // 319 CV_AMD64_EMM11H
L"emm12h", // 320 CV_AMD64_EMM12H
L"emm13h", // 321 CV_AMD64_EMM13H
L"emm14h", // 322 CV_AMD64_EMM14H
L"emm15h", // 323 CV_AMD64_EMM15H
L"si", // 324 CV_AMD64_SIL
L"di", // 325 CV_AMD64_DIL
L"bp", // 326 CV_AMD64_BPL
L"sp", // 327 CV_AMD64_SPL
L"rax", // 328 CV_AMD64_RAX
L"rbx", // 329 CV_AMD64_RBX
L"rcx", // 330 CV_AMD64_RCX
L"rdx", // 331 CV_AMD64_RDX
L"rsi", // 332 CV_AMD64_RSI
L"rdi", // 333 CV_AMD64_RDI
L"rbp", // 334 CV_AMD64_RBP
L"rsp", // 335 CV_AMD64_RSP
L"r8", // 336 CV_AMD64_R8
L"r9", // 337 CV_AMD64_R9
L"r10", // 338 CV_AMD64_R10
L"r11", // 339 CV_AMD64_R11
L"r12", // 340 CV_AMD64_R12
L"r13", // 341 CV_AMD64_R13
L"r14", // 342 CV_AMD64_R14
L"r15", // 343 CV_AMD64_R15
L"r8b", // 344 CV_AMD64_R8B
L"r9b", // 345 CV_AMD64_R9B
L"r10b", // 346 CV_AMD64_R10B
L"r11b", // 347 CV_AMD64_R11B
L"r12b", // 348 CV_AMD64_R12B
L"r13b", // 349 CV_AMD64_R13B
L"r14b", // 350 CV_AMD64_R14B
L"r15b", // 351 CV_AMD64_R15B
L"r8w", // 352 CV_AMD64_R8W
L"r9w", // 353 CV_AMD64_R9W
L"r10w", // 354 CV_AMD64_R10W
L"r11w", // 355 CV_AMD64_R11W
L"r12w", // 356 CV_AMD64_R12W
L"r13w", // 357 CV_AMD64_R13W
L"r14w", // 358 CV_AMD64_R14W
L"r15w", // 359 CV_AMD64_R15W
L"r8d", // 360 CV_AMD64_R8D
L"r9d", // 361 CV_AMD64_R9D
L"r10d", // 362 CV_AMD64_R10D
L"r11d", // 363 CV_AMD64_R11D
L"r12d", // 364 CV_AMD64_R12D
L"r13d", // 365 CV_AMD64_R13D
L"r14d", // 366 CV_AMD64_R14D
L"r15d" // 367 CV_AMD64_R15D
};
const wchar_t * const rgRegMips[] = {
L"None", // 0 CV_M4_NOREG
L"???", // 1
L"???", // 2
L"???", // 3
L"???", // 4
L"???", // 5
L"???", // 6
L"???", // 7
L"???", // 8
L"???", // 9
L"zero", // 10 CV_M4_IntZERO
L"at", // 11 CV_M4_IntAT
L"v0", // 12 CV_M4_IntV0
L"v1", // 13 CV_M4_IntV1
L"a0", // 14 CV_M4_IntA0
L"a1", // 15 CV_M4_IntA1
L"a2", // 16 CV_M4_IntA2
L"a3", // 17 CV_M4_IntA3
L"t0", // 18 CV_M4_IntT0
L"t1", // 19 CV_M4_IntT1
L"t2", // 20 CV_M4_IntT2
L"t3", // 21 CV_M4_IntT3
L"t4", // 22 CV_M4_IntT4
L"t5", // 23 CV_M4_IntT5
L"t6", // 24 CV_M4_IntT6
L"t7", // 25 CV_M4_IntT7
L"s0", // 26 CV_M4_IntS0
L"s1", // 27 CV_M4_IntS1
L"s2", // 28 CV_M4_IntS2
L"s3", // 29 CV_M4_IntS3
L"s4", // 30 CV_M4_IntS4
L"s5", // 31 CV_M4_IntS5
L"s6", // 32 CV_M4_IntS6
L"s7", // 33 CV_M4_IntS7
L"t8", // 34 CV_M4_IntT8
L"t9", // 35 CV_M4_IntT9
L"k0", // 36 CV_M4_IntKT0
L"k1", // 37 CV_M4_IntKT1
L"gp", // 38 CV_M4_IntGP
L"sp", // 39 CV_M4_IntSP
L"s8", // 40 CV_M4_IntS8
L"ra", // 41 CV_M4_IntRA
L"lo", // 42 CV_M4_IntLO
L"hi", // 43 CV_M4_IntHI
L"???", // 44
L"???", // 45
L"???", // 46
L"???", // 47
L"???", // 48
L"???", // 49
L"Fir", // 50 CV_M4_Fir
L"Psr", // 51 CV_M4_Psr
L"???", // 52
L"???", // 53
L"???", // 54
L"???", // 55
L"???", // 56
L"???", // 57
L"???", // 58
L"???", // 59
L"$f0", // 60 CV_M4_FltF0
L"$f1", // 61 CV_M4_FltF1
L"$f2", // 62 CV_M4_FltF2
L"$f3", // 63 CV_M4_FltF3
L"$f4", // 64 CV_M4_FltF4
L"$f5", // 65 CV_M4_FltF5
L"$f6", // 66 CV_M4_FltF6
L"$f7", // 67 CV_M4_FltF7
L"$f8", // 68 CV_M4_FltF8
L"$f9", // 69 CV_M4_FltF9
L"$f10", // 70 CV_M4_FltF10
L"$f11", // 71 CV_M4_FltF11
L"$f12", // 72 CV_M4_FltF12
L"$f13", // 73 CV_M4_FltF13
L"$f14", // 74 CV_M4_FltF14
L"$f15", // 75 CV_M4_FltF15
L"$f16", // 76 CV_M4_FltF16
L"$f17", // 77 CV_M4_FltF17
L"$f18", // 78 CV_M4_FltF18
L"$f19", // 79 CV_M4_FltF19
L"$f20", // 80 CV_M4_FltF20
L"$f21", // 81 CV_M4_FltF21
L"$f22", // 82 CV_M4_FltF22
L"$f23", // 83 CV_M4_FltF23
L"$f24", // 84 CV_M4_FltF24
L"$f25", // 85 CV_M4_FltF25
L"$f26", // 86 CV_M4_FltF26
L"$f27", // 87 CV_M4_FltF27
L"$f28", // 88 CV_M4_FltF28
L"$f29", // 89 CV_M4_FltF29
L"$f30", // 90 CV_M4_FltF30
L"$f31", // 91 CV_M4_FltF31
L"Fsr" // 92 CV_M4_FltFsr
};
const wchar_t * const rgReg68k[] = {
L"D0", // 0 CV_R68_D0
L"D1", // 1 CV_R68_D1
L"D2", // 2 CV_R68_D2
L"D3", // 3 CV_R68_D3
L"D4", // 4 CV_R68_D4
L"D5", // 5 CV_R68_D5
L"D6", // 6 CV_R68_D6
L"D7", // 7 CV_R68_D7
L"A0", // 8 CV_R68_A0
L"A1", // 9 CV_R68_A1
L"A2", // 10 CV_R68_A2
L"A3", // 11 CV_R68_A3
L"A4", // 12 CV_R68_A4
L"A5", // 13 CV_R68_A5
L"A6", // 14 CV_R68_A6
L"A7", // 15 CV_R68_A7
L"CCR", // 16 CV_R68_CCR
L"SR", // 17 CV_R68_SR
L"USP", // 18 CV_R68_USP
L"MSP", // 19 CV_R68_MSP
L"SFC", // 20 CV_R68_SFC
L"DFC", // 21 CV_R68_DFC
L"CACR", // 22 CV_R68_CACR
L"VBR", // 23 CV_R68_VBR
L"CAAR", // 24 CV_R68_CAAR
L"ISP", // 25 CV_R68_ISP
L"PC", // 26 CV_R68_PC
L"???", // 27
L"FPCR", // 28 CV_R68_FPCR
L"FPSR", // 29 CV_R68_FPSR
L"FPIAR", // 30 CV_R68_FPIAR
L"???", // 31
L"FP0", // 32 CV_R68_FP0
L"FP1", // 33 CV_R68_FP1
L"FP2", // 34 CV_R68_FP2
L"FP3", // 35 CV_R68_FP3
L"FP4", // 36 CV_R68_FP4
L"FP5", // 37 CV_R68_FP5
L"FP6", // 38 CV_R68_FP6
L"FP7", // 39 CV_R68_FP7
L"???", // 40
L"???", // 41 CV_R68_MMUSR030
L"???", // 42 CV_R68_MMUSR
L"???", // 43 CV_R68_URP
L"???", // 44 CV_R68_DTT0
L"???", // 45 CV_R68_DTT1
L"???", // 46 CV_R68_ITT0
L"???", // 47 CV_R68_ITT1
L"???", // 48
L"???", // 49
L"???", // 50
L"PSR", // 51 CV_R68_PSR
L"PCSR", // 52 CV_R68_PCSR
L"VAL", // 53 CV_R68_VAL
L"CRP", // 54 CV_R68_CRP
L"SRP", // 55 CV_R68_SRP
L"DRP", // 56 CV_R68_DRP
L"TC", // 57 CV_R68_TC
L"AC", // 58 CV_R68_AC
L"SCC", // 59 CV_R68_SCC
L"CAL", // 60 CV_R68_CAL
L"TT0", // 61 CV_R68_TT0
L"TT1", // 62 CV_R68_TT1
L"???", // 63
L"BAD0", // 64 CV_R68_BAD0
L"BAD1", // 65 CV_R68_BAD1
L"BAD2", // 66 CV_R68_BAD2
L"BAD3", // 67 CV_R68_BAD3
L"BAD4", // 68 CV_R68_BAD4
L"BAD5", // 69 CV_R68_BAD5
L"BAD6", // 70 CV_R68_BAD6
L"BAD7", // 71 CV_R68_BAD7
L"BAC0", // 72 CV_R68_BAC0
L"BAC1", // 73 CV_R68_BAC1
L"BAC2", // 74 CV_R68_BAC2
L"BAC3", // 75 CV_R68_BAC3
L"BAC4", // 76 CV_R68_BAC4
L"BAC5", // 77 CV_R68_BAC5
L"BAC6", // 78 CV_R68_BAC6
L"BAC7" // 79 CV_R68_BAC7
};
const wchar_t * const rgRegAlpha[] = {
L"None", // 0 CV_ALPHA_NOREG
L"???", // 1
L"???", // 2
L"???", // 3
L"???", // 4
L"???", // 5
L"???", // 6
L"???", // 7
L"???", // 8
L"???", // 9
L"$f0", // 10 CV_ALPHA_FltF0
L"$f1", // 11 CV_ALPHA_FltF1
L"$f2", // 12 CV_ALPHA_FltF2
L"$f3", // 13 CV_ALPHA_FltF3
L"$f4", // 14 CV_ALPHA_FltF4
L"$f5", // 15 CV_ALPHA_FltF5
L"$f6", // 16 CV_ALPHA_FltF6
L"$f7", // 17 CV_ALPHA_FltF7
L"$f8", // 18 CV_ALPHA_FltF8
L"$f9", // 19 CV_ALPHA_FltF9
L"$f10", // 20 CV_ALPHA_FltF10
L"$f11", // 21 CV_ALPHA_FltF11
L"$f12", // 22 CV_ALPHA_FltF12
L"$f13", // 23 CV_ALPHA_FltF13
L"$f14", // 24 CV_ALPHA_FltF14
L"$f15", // 25 CV_ALPHA_FltF15
L"$f16", // 26 CV_ALPHA_FltF16
L"$f17", // 27 CV_ALPHA_FltF17
L"$f18", // 28 CV_ALPHA_FltF18
L"$f19", // 29 CV_ALPHA_FltF19
L"$f20", // 30 CV_ALPHA_FltF20
L"$f21", // 31 CV_ALPHA_FltF21
L"$f22", // 32 CV_ALPHA_FltF22
L"$f23", // 33 CV_ALPHA_FltF23
L"$f24", // 34 CV_ALPHA_FltF24
L"$f25", // 35 CV_ALPHA_FltF25
L"$f26", // 36 CV_ALPHA_FltF26
L"$f27", // 37 CV_ALPHA_FltF27
L"$f28", // 38 CV_ALPHA_FltF28
L"$f29", // 39 CV_ALPHA_FltF29
L"$f30", // 40 CV_ALPHA_FltF30
L"$f31", // 41 CV_ALPHA_FltF31
L"v0", // 42 CV_ALPHA_IntV0
L"t0", // 43 CV_ALPHA_IntT0
L"t1", // 44 CV_ALPHA_IntT1
L"t2", // 45 CV_ALPHA_IntT2
L"t3", // 46 CV_ALPHA_IntT3
L"t4", // 47 CV_ALPHA_IntT4
L"t5", // 48 CV_ALPHA_IntT5
L"t6", // 49 CV_ALPHA_IntT6
L"t7", // 50 CV_ALPHA_IntT7
L"s0", // 51 CV_ALPHA_IntS0
L"s1", // 52 CV_ALPHA_IntS1
L"s2", // 53 CV_ALPHA_IntS2
L"s3", // 54 CV_ALPHA_IntS3
L"s4", // 55 CV_ALPHA_IntS4
L"s5", // 56 CV_ALPHA_IntS5
L"fp", // 57 CV_ALPHA_IntFP
L"a0", // 58 CV_ALPHA_IntA0
L"a1", // 59 CV_ALPHA_IntA1
L"a2", // 60 CV_ALPHA_IntA2
L"a3", // 61 CV_ALPHA_IntA3
L"a4", // 62 CV_ALPHA_IntA4
L"a5", // 63 CV_ALPHA_IntA5
L"t8", // 64 CV_ALPHA_IntT8
L"t9", // 65 CV_ALPHA_IntT9
L"t10", // 66 CV_ALPHA_IntT10
L"t11", // 67 CV_ALPHA_IntT11
L"ra", // 68 CV_ALPHA_IntRA
L"t12", // 69 CV_ALPHA_IntT12
L"at", // 70 CV_ALPHA_IntAT
L"gp", // 71 CV_ALPHA_IntGP
L"sp", // 72 CV_ALPHA_IntSP
L"zero", // 73 CV_ALPHA_IntZERO
L"Fpcr", // 74 CV_ALPHA_Fpcr
L"Fir", // 75 CV_ALPHA_Fir
L"Psr", // 76 CV_ALPHA_Psr
L"FltFsr" // 77 CV_ALPHA_FltFsr
};
const wchar_t * const rgRegPpc[] = {
L"None", // 0
L"r0", // 1 CV_PPC_GPR0
L"r1", // 2 CV_PPC_GPR1
L"r2", // 3 CV_PPC_GPR2
L"r3", // 4 CV_PPC_GPR3
L"r4", // 5 CV_PPC_GPR4
L"r5", // 6 CV_PPC_GPR5
L"r6", // 7 CV_PPC_GPR6
L"r7", // 8 CV_PPC_GPR7
L"r8", // 9 CV_PPC_GPR8
L"r9", // 10 CV_PPC_GPR9
L"r10", // 11 CV_PPC_GPR10
L"r11", // 12 CV_PPC_GPR11
L"r12", // 13 CV_PPC_GPR12
L"r13", // 14 CV_PPC_GPR13
L"r14", // 15 CV_PPC_GPR14
L"r15", // 16 CV_PPC_GPR15
L"r16", // 17 CV_PPC_GPR16
L"r17", // 18 CV_PPC_GPR17
L"r18", // 19 CV_PPC_GPR18
L"r19", // 20 CV_PPC_GPR19
L"r20", // 21 CV_PPC_GPR20
L"r21", // 22 CV_PPC_GPR21
L"r22", // 23 CV_PPC_GPR22
L"r23", // 24 CV_PPC_GPR23
L"r24", // 25 CV_PPC_GPR24
L"r25", // 26 CV_PPC_GPR25
L"r26", // 27 CV_PPC_GPR26
L"r27", // 28 CV_PPC_GPR27
L"r28", // 29 CV_PPC_GPR28
L"r29", // 30 CV_PPC_GPR29
L"r30", // 31 CV_PPC_GPR30
L"r31", // 32 CV_PPC_GPR31
L"cr", // 33 CV_PPC_CR
L"cr0", // 34 CV_PPC_CR0
L"cr1", // 35 CV_PPC_CR1
L"cr2", // 36 CV_PPC_CR2
L"cr3", // 37 CV_PPC_CR3
L"cr4", // 38 CV_PPC_CR4
L"cr5", // 39 CV_PPC_CR5
L"cr6", // 40 CV_PPC_CR6
L"cr7", // 41 CV_PPC_CR7
L"f0", // 42 CV_PPC_FPR0
L"f1", // 43 CV_PPC_FPR1
L"f2", // 44 CV_PPC_FPR2
L"f3", // 45 CV_PPC_FPR3
L"f4", // 46 CV_PPC_FPR4
L"f5", // 47 CV_PPC_FPR5
L"f6", // 48 CV_PPC_FPR6
L"f7", // 49 CV_PPC_FPR7
L"f8", // 50 CV_PPC_FPR8
L"f9", // 51 CV_PPC_FPR9
L"f10", // 52 CV_PPC_FPR10
L"f11", // 53 CV_PPC_FPR11
L"f12", // 54 CV_PPC_FPR12
L"f13", // 55 CV_PPC_FPR13
L"f14", // 56 CV_PPC_FPR14
L"f15", // 57 CV_PPC_FPR15
L"f16", // 58 CV_PPC_FPR16
L"f17", // 59 CV_PPC_FPR17
L"f18", // 60 CV_PPC_FPR18
L"f19", // 61 CV_PPC_FPR19
L"f20", // 62 CV_PPC_FPR20
L"f21", // 63 CV_PPC_FPR21
L"f22", // 64 CV_PPC_FPR22
L"f23", // 65 CV_PPC_FPR23
L"f24", // 66 CV_PPC_FPR24
L"f25", // 67 CV_PPC_FPR25
L"f26", // 68 CV_PPC_FPR26
L"f27", // 69 CV_PPC_FPR27
L"f28", // 70 CV_PPC_FPR28
L"f29", // 71 CV_PPC_FPR29
L"f30", // 72 CV_PPC_FPR30
L"f31", // 73 CV_PPC_FPR31
L"Fpscr", // 74 CV_PPC_FPSCR
L"Msr" // 75 CV_PPC_MSR
};
const wchar_t * const rgRegSh[] = {
L"None", // 0 CV_SH3_NOREG
L"???", // 1
L"???", // 2
L"???", // 3
L"???", // 4
L"???", // 5
L"???", // 6
L"???", // 7
L"???", // 8
L"???", // 9
L"r0", // 10 CV_SH3_IntR0
L"r1", // 11 CV_SH3_IntR1
L"r2", // 12 CV_SH3_IntR2
L"r3", // 13 CV_SH3_IntR3
L"r4", // 14 CV_SH3_IntR4
L"r5", // 15 CV_SH3_IntR5
L"r6", // 16 CV_SH3_IntR6
L"r7", // 17 CV_SH3_IntR7
L"r8", // 18 CV_SH3_IntR8
L"r9", // 19 CV_SH3_IntR9
L"r10", // 20 CV_SH3_IntR10
L"r11", // 21 CV_SH3_IntR11
L"r12", // 22 CV_SH3_IntR12
L"r13", // 23 CV_SH3_IntR13
L"fp", // 24 CV_SH3_IntFp
L"sp", // 25 CV_SH3_IntSp
L"???", // 26
L"???", // 27
L"???", // 28
L"???", // 29
L"???", // 30
L"???", // 31
L"???", // 32
L"???", // 33
L"???", // 34
L"???", // 35
L"???", // 36
L"???", // 37
L"gbr", // 38 CV_SH3_Gbr
L"pr", // 39 CV_SH3_Pr
L"mach", // 40 CV_SH3_Mach
L"macl", // 41 CV_SH3_Macl
L"???", // 42
L"???", // 43
L"???", // 44
L"???", // 45
L"???", // 46
L"???", // 47
L"???", // 48
L"???", // 49
L"pc", // 50
L"sr", // 51
L"???", // 52
L"???", // 53
L"???", // 54
L"???", // 55
L"???", // 56
L"???", // 57
L"???", // 58
L"???", // 59
L"bara", // 60 CV_SH3_BarA
L"basra", // 61 CV_SH3_BasrA
L"bamra", // 62 CV_SH3_BamrA
L"bbra", // 63 CV_SH3_BbrA
L"barb", // 64 CV_SH3_BarB
L"basrb", // 65 CV_SH3_BasrB
L"bamrb", // 66 CV_SH3_BamrB
L"bbrb", // 67 CV_SH3_BbrB
L"bdrb", // 68 CV_SH3_BdrB
L"bdmrb", // 69 CV_SH3_BdmrB
L"brcr" // 70 CV_SH3_Brcr
};
const wchar_t * const rgRegArm[] = {
L"None", // 0 CV_ARM_NOREG
L"???", // 1
L"???", // 2
L"???", // 3
L"???", // 4
L"???", // 5
L"???", // 6
L"???", // 7
L"???", // 8
L"???", // 9
L"r0", // 10 CV_ARM_R0
L"r1", // 11 CV_ARM_R1
L"r2", // 12 CV_ARM_R2
L"r3", // 13 CV_ARM_R3
L"r4", // 14 CV_ARM_R4
L"r5", // 15 CV_ARM_R5
L"r6", // 16 CV_ARM_R6
L"r7", // 17 CV_ARM_R7
L"r8", // 18 CV_ARM_R8
L"r9", // 19 CV_ARM_R9
L"r10", // 20 CV_ARM_R10
L"r11", // 21 CV_ARM_R11
L"r12", // 22 CV_ARM_R12
L"sp", // 23 CV_ARM_SP
L"lr", // 24 CV_ARM_LR
L"pc", // 25 CV_ARM_PC
L"cpsr" // 26 CV_ARM_CPSR
L"acc0", // 27 CV_ARM_ACC0
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"fpscr", // 40 CV_ARM_FPSCR
L"fpexc", // 41 CV_ARM_FPEXC
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"???",
L"s0", // 50 CV_ARM_FS0
L"s1", // 51 CV_ARM_FS1
L"s2", // 52 CV_ARM_FS2
L"s3", // 53 CV_ARM_FS3
L"s4", // 54 CV_ARM_FS4
L"s5", // 55 CV_ARM_FS5
L"s6", // 56 CV_ARM_FS6
L"s7", // 57 CV_ARM_FS7
L"s8", // 58 CV_ARM_FS8
L"s9", // 59 CV_ARM_FS9
L"s10", // 60 CV_ARM_FS10
L"s11", // 61 CV_ARM_FS11